cailin
級(jí)別: *
![]() |
如前所述,由于包裝、耐用性和成本方面的優(yōu)勢(shì),CompactRIO常用作建模和部 署。然而,用戶有時(shí)會(huì)因?yàn)橐?guī)格或供電因素,選擇更小的自定義板卡設(shè)計(jì)。為 滿足該需求,設(shè)計(jì)師可通過LabVIEW嵌入式開發(fā)模塊,將代碼部署于任一32位 處理器,從而節(jié)省軟件購(gòu)買成本。 LabVIEW嵌入式開發(fā)模塊結(jié)合了圖形化開發(fā)的上述所有優(yōu)點(diǎn),以及現(xiàn)成的分析函 數(shù)、集成式I/O和交互式圖形化調(diào)試。該模塊能夠?qū)⑷我?2位微處理器作為對(duì) 象;由它提供的框架能夠開放地集成各類目前以C為基礎(chǔ)的第三方工具鏈(tool chain)和操作系統(tǒng),從而將自定義板卡設(shè)計(jì)作為對(duì)象。一經(jīng)集成,用戶便能實(shí) 現(xiàn)100%的圖形化開發(fā),并交互式地調(diào)試其應(yīng)用。通過將生成的代碼與目前市場(chǎng) 上的所有目標(biāo)集成,用戶可以最為靈活地實(shí)現(xiàn)最多的目標(biāo)功能。 這種新技術(shù)使越來越多的科學(xué)家、工程師和各領(lǐng)域的專家,能夠更為便捷地設(shè)計(jì) 算法、開發(fā)應(yīng)用、編程邏輯、建模系統(tǒng)并將系統(tǒng)部署于指定的對(duì)象。 結(jié)論 電子系統(tǒng)設(shè)計(jì)的新方法現(xiàn)已誕生。圖形化系統(tǒng)設(shè)計(jì)帶來了結(jié)合硬件平臺(tái)的軟件 平臺(tái),這能夠極大縮減開發(fā)成本和面市時(shí)間。集成多種運(yùn)算模型的軟件平臺(tái), 最大程度地縮短了將項(xiàng)目指標(biāo)實(shí)現(xiàn)為具體設(shè)計(jì)的時(shí)間。靈活的COTS硬件建模平 臺(tái)可支持軟件平臺(tái)并提供自定義組件,通過縮減自定義硬件的設(shè)計(jì)時(shí)間和設(shè)計(jì)成 本,最大程度地縮短第一次建模的時(shí)間。此外,通過實(shí)際I/O的建模保證了更 優(yōu)質(zhì)的設(shè)計(jì)——減少了目前的設(shè)計(jì)失誤。最后,由于圖形化軟件從設(shè)計(jì)到平臺(tái) 建模,到最終的目標(biāo)部署均保持一致,從而使代碼利用率達(dá)到最高,并且使得向 最終部署的轉(zhuǎn)換簡(jiǎn)單易行。借助LabVIEW,您便能通過單一的圖形化平臺(tái),對(duì) 嵌入式系統(tǒng)進(jìn)行設(shè)計(jì)、建模和部署。 |
---|---|
|